Release Readiness

25%

Roadmap Progress

0%

Planlı adımların tamamlanma oranı

Checklist Progress

0%

Detay görev kapanış oranı

Reports / Avg Quality

3 / 93%

Rapor sayısı / kalite ortalaması

Days To Final

103

31 Temmuz 2026 teslimine kalan gün

Teknik Eğitim ve Doğrulama Platformu

Doğrulama ve Test Planı

İster (requirement) -> testbench -> analiz -> geçme kriteri zincirini izlenebilir hale getiren doğrulama katmanı.

Toplam Test

28

Genel + AFE + BGR doğrulama satırları

İzlenebilirlik

87%

27/31 requirement tam izlenmiş

Signoff Durumu

Needs Work

Genel skor: 64

Takvim Sağlığı

Critical

Tahmini bitiş: 2026-10-25

Doğrulama Stratejisi

Bu sayfa, requirement bazlı test kapanışını sadece listelemek için değil, doğrulama disiplinini yönetmek için tasarlandı.

Requirement bağını kur

Her kriteri önce requirement ID ile tanımla; test, analiz ve pass kriteri bu ID çevresinde kapansın.

Önce ölç, sonra yorumla

DC, AC, transient ve sweep sonuçlarını aynı tabloda toplayıp yorumu ölçümün üstüne kur.

Sch -> PEX -> signoff zincirini bozma

Şematikte geçen metrik, post-layout ve fiziksel doğrulama kanıtı olmadan kapanmış sayılmaz.

Simülasyon Yöntemleri

Her analiz aynı soruya cevap vermez. Profesyonel akışta analiz tipi, kapanacak kritere göre seçilir.

DC / OP Analizi

Çalışma noktası, VREF, IREF ve MOS bölge kontrolü için kullanılır.

AC Analizi

S11, PSRR ve frekans cevabı ölçümleri için kullanılır.

Transient Analizi

Eye diagram, start-up ve zaman alanı davranışı için kullanılır.

Temp ve VDD Sweep

Sıcaklık ve besleme değişimlerine dayanıklılığı ölçer.

Monte Carlo

Proses varyasyonlarına karşı istatistiksel güvenilirlik analizi sağlar.

Spec Rule Özeti

11 madde on-track, 3 madde review, 17 madde manuel kontrol gerektiriyor.

GEN-01 · On Track GEN-02 · Manual Check GEN-03 · Manual Check GEN-04 · Manual Check GEN-05 · Manual Check GEN-06 · Manual Check

Risk Görünümü

Ağırlıklı risk skoru 41. Kritik: 1, yüksek: 1, orta: 0.

RISK-EXE Execution slippage
RISK-SGN Signoff gate failure

Doğrulama Disiplini

5 temel analiz ailesi kullanılıyor. Amaç, şematikten signoff’a kadar aynı metrikleri kopmadan taşımak.

Kalan hafta tahmini: 27

Signoff Gate Görünümü

Doğrulama, döküman, izlenebilirlik ve fiziksel kapanış kapıları birlikte okunmadan proje hazır kabul edilmemeli.

Execution Gate

Fail

0 / 75

Roadmap ve checklist kapanış yüzdesi.

Documentation Gate

Pass

93 / 70

Rapor bölümlerinin kalite ve derinlik puanı.

Traceability Gate

Fail

87 / 90

Requirement -> test -> kriter izlenebilirlik kapsaması.

Physical Signoff Gate

Pass

100 / 80

DRC/LVS/post-layout maddelerinin kapsama seviyesi.

Genel Doğrulama Matrisi

Top-level entegrasyon, model doğruluğu, PDK kullanımı ve fiziksel kapanış öncesi temel proje kontrolleri.

13 test Frekans Alanı Karma Varyasyon / Taramalı Zaman Alanı Çalışma Noktası İnceleme / Kanıt
ID Testbench Analiz Odak Geçme Kriteri
GEN-01 tb_top_supply
Şema İncelemesi
İnceleme / Kanıt
Requirement kapanışı Tüm bloklar tek 1.8 V ideal kaynaktan besleniyor
GEN-02 tb_top_nominal
ADE Corner Setup
Varyasyon / Taramalı
Requirement kapanışı TT corner @27°C nominal sonuçlar raporlanmış
GEN-03 tb_bgr_temp
Temp Sweep (-40°C..125°C)
Varyasyon / Taramalı
Requirement kapanışı BGR tam sıcaklık aralığında doğrulanmış
GEN-04 tb_afe_channel
Transient + Kanal Modeli
Zaman Alanı
Arayüz uyumu 10/20 dB kanal + 250 nF AC coupling koşulları test edilmiş
GEN-05 tb_top_tx
TX Model Parametreleri
Karma
Requirement kapanışı TX: 800 mVpp,diff, 20 ps edge, VDD/2 ortak mod
GEN-06 tb_top_pex
PEX + Yeniden Simülasyon
Karma
Fiziksel kapanış Sch vs post-layout karşılaştırma tablosu mevcut, fark <10%
GEN-07 tb_top_netlist
Netlist İncelemesi
İnceleme / Kanıt
Requirement kapanışı Hiçbir ideal eleman kullanılmamış, tüm elemanlar PDK'dan
GEN-08 tb_top_diff
Şema İncelemesi
İnceleme / Kanıt
Requirement kapanışı Sinyal akış şeması diferansiyel yapıda
GEN-09 tb_top_dc
DC OP Bölge Kontrolü
Çalışma Noktası
Devre sağlığı Tüm MOS doyum bölgesinde (start-up hariç)
GEN-10 tb_opamp_stb
STB / Loop-Gain Analizi
Frekans Alanı
Devre sağlığı Faz marjı ≥ 60°, kazanç marjı ≥ 10 dB
GEN-11 tb_top_tx
TX Model Kontrolü
İnceleme / Kanıt
Requirement kapanışı TX ortak mod = VDD/2 = 0.9 V
GEN-12 tb_top_tx
TX Empedans Kontrolü
İnceleme / Kanıt
Requirement kapanışı RTX = 50 Ω tek uçlu / 100 Ω farksal
GEN-13 tb_afe_esd
Şema + Netlist Kontrolü
İnceleme / Kanıt
Requirement kapanışı DDK ESD elemanları AFE girişine dahil edilmiş

AFE Test Matrisi

Sinyal bütünlüğü, kanal telafisi, giriş uyumu ve göz kriterlerinin AFE tarafında nasıl kapatıldığını gösterir.

9 test Frekans Alanı Varyasyon / Taramalı Zaman Alanı Çalışma Noktası
ID Testbench Analiz Odak Geçme Kriteri
AFE-01 tb_afe_eye
Transient + PRBS
Zaman Alanı
Sinyal bütünlüğü 8 Gbps kararlı göz
AFE-02 tb_afe_channel
Transient + Channel Loss
Zaman Alanı
Sinyal bütünlüğü 10 dB ve 20 dB kanalda göz açıklığı korunur
AFE-03 tb_afe_term
DC/AC
Frekans Alanı
Requirement kapanışı Rterm ≈ 50Ω, Cload = 20 fF/uç
AFE-04 tb_afe_s11
AC Sweep
Frekans Alanı
Arayüz uyumu 0-4 GHz boyunca S11 < -10 dB
AFE-05 tb_afe_eye
Eye Ölçümü
Zaman Alanı
Sinyal bütünlüğü Göz yüksekliği >= 250 mVpp,diff
AFE-06 tb_afe_eye
Eye Ölçümü
Zaman Alanı
Sinyal bütünlüğü Göz genişliği >= 0.35 UI
AFE-07 tb_afe_config
Param Sweep
Varyasyon / Taramalı
Sinyal bütünlüğü AFE_Config<0>=0/1 ile iki kanal modunda göz kriterleri sağlanır
AFE-08 tb_afe_ctle
AC Frekans Cevabı + Transient
Zaman Alanı
Sinyal bütünlüğü 4 GHz'de 10/20 dB kanal kaybı telafi, göz açıklığı korunur
AFE-09 tb_afe_eye
DC OP Bölge Kontrolü
Çalışma Noktası
Devre sağlığı Tüm MOS transistörler doyum bölgesinde

BGR Test Matrisi

Referans gerilimi, referans akımı, sıcaklık davranışı, line regulation ve PSRR kapanışını gösterir.

6 test Frekans Alanı Varyasyon / Taramalı Zaman Alanı Çalışma Noktası
ID Testbench Analiz Odak Geçme Kriteri
BGR-01 tb_bgr_dc
DC
Çalışma Noktası
Referans kararlılığı VREF ≈ 1.25V
BGR-02 tb_bgr_dc
DC Akım Ölçümü
Çalışma Noktası
Referans kararlılığı IREF = 16 µA ±2%
BGR-03 tb_bgr_temp
Temp Sweep
Varyasyon / Taramalı
Referans kararlılığı TC ≤ 15 ppm/°C
BGR-04 tb_bgr_linereg
VDD Sweep (1.62-1.98 V)
Varyasyon / Taramalı
Referans kararlılığı VREF değişimi < 1 mV, MOS bölgeleri korunur
BGR-05 tb_bgr_startup
Transient
Zaman Alanı
Requirement kapanışı Her açılışta doğru denge
BGR-06 tb_bgr_psrr
AC Injection
Frekans Alanı
Referans kararlılığı PSRR < 0 dB (1 Hz-10 GHz)